Cherche un logiciel pour overclocker

si je test un autre pross p4 dessus va t-il s overclocké automatiquement via le bios ou cm??

moi je parlais dans une cnfig stable

je vais essayé de revenir a une version anterieure on verra bien en esperant que ca ne coupe pas apparement apres plusieurs jour de non utilisation le pc ne coupe que apres 1 bonne heure

voila un rapport avec everest: http://img84.imageshack.us/img84/9862/problemepc6th.jpg

et un autre avec sandra(voir le resultat en bas):

<< CPU 1 [Processeur 0, Core 0, Thread 0] >>
< Processeur >
Modèle: Mobile Intel® Pentium® 4 CPU 2.80GHz
Vitesse: 2.80GHz
Taux de Performance: PR3724 (estimé)
Noyaux par Processeur: 1 Unité(s)
Threads par Noyau: 2 Unité(s)
Type: Mobile
Package: FC µPGA478M
Vitesse/FSB Nominale: 2800MHz / 4x 133MHz
Multiplicateur: 14/1x
Multiplicateur Min/Max: 7/1x / 21/1x
Génération: G8
Nom: P4P (Prescott) Pentium 4E 90nm 2.8-3.8GHz
1.25-1.40V
Révision/Echelonnement: 3 / 4 (0)
Masque d’Echelonnement: D0
Micro-code: MU0F3414
Niveau de Tension du Noyau: 1.400V
Adressage Physique / Virtuel M:36-bit / 32-bit
Taille de Page Native: 4kB

< Co-Processeur (FPU) >
Type: Intégré
Révision/Echelonnement: 3 / 4 (0)

< Cache(s) de Processeur >
Cache de Données Interne: 16kB Synchrone, Ecriture Directe, jeu à 8
voies, 64 octets de taille de ligne, 2
partages de threads
Trace Cache Interne: 12kB Synchrone, Ecriture Directe, jeu à 8
voies, 64 octets de taille de ligne
Cache sur Carte L2: 1MB ECC Synchrone, ATC, jeu à 8 voies, 64
octets de taille de ligne, 2 lignes par
secteur, 2 partages de threads
Multiplicateur du Cache L2: 1/1x (2800MHz)

< Possibilité de Mise à niveau >
Prise/Connecteur: mFCPGA
Mise à Niveau de l’Interface: Autre
Vitesse(s) Supportée(s): 3.20GHz+

< Fonctions >
FPU - Co-Processeur Intégré: Oui
VME - Extensions en Mode Virtu:Oui
DE - Extension Debogage: Oui
PSE - Extension Taille de Page:Oui
TSC - Compteur de Temps: Oui
MSR - Modèle Specifique de Reg:Oui
PAE - Extension Adresse Physiq:Oui
MCE - Vérification Exception M:Oui
CX8 - Comparer & Echanger Inst:Oui
APIC - APIC Local Intégré: Oui
SEP - Système d’appel Rapide: Oui
MTRR - Types de Plage de Mémoi:Oui
PGE - Page Globale Activée: Oui
MCA - Architecture Vérificatio:Oui
PAT - Table Attribut de Page: Oui
PSE36 - Extension 36-bit Taill:Oui
PSN - Numéro de Série Unique: Non
CLF - Supporte Vidage Ligne de:Oui
DS - Trace Debogage & Stockage:Oui
ACPI - Contrôle Horloge Logici:Oui
Technologie (W)MMX: Oui
FXSR - Sauvegarde Float Rapide:Oui
Technologie SSE: Oui
Technologie SSE2: Oui
SS - Self Snoop: Oui
HTT - Technologie Hyper-Thread:Oui
TM - Moniteur Thermique: Oui
PBE - Point d’arrêt en Attente:Oui
Technologie IA64: Non
Technologie SSE3: Oui
MON - Moniteur/MWait: Oui
DSCPL - Enregistrement Débogag:Oui
VMX - eXtension Machine Virtue:Non
EST - Technologie SpeedStep Am:Oui
TM2 - Moniteur Thermique 2: Oui
CID - ID Contexte: Oui
CX16 - Comparaison & Echange I:Non
xTPR - Envoyer des Messages de:Oui
DAZ - Zéros Non Normalisés: Oui

< Options Avancées >
Contrôle Erreurs de Données: Non
Chaînes Rapides: Oui
Mode de Compatibilité FPU x86: Non
File d’Attente Prefetch: Oui
Branch Trace Storage: Oui
Mode Actif de Cache de Données:Oui
Profondeur d’Attente IO: 12 Requête(s)
Technologie SpeedStep: Oui
TM - Moniteur Thermique: Oui
TM2 - Moniteur Thermique 2: Non
Requêtes de Plate-forme Spécif:Non
Contrôler la Température: 66.0°C / 150.8°F

< Options MP >
Configuration Maximum Supporté:1-way
Amorçage du CPU: Oui
APIC Global Engagé: Oui
ID APIC: 0
ID de Cluster APIC: 0
ID d’Arbitrage: 0

< Options de Vérification de l’Architecture de la Machine >
Nombre de Banques Rapportées: 4 bank(s)
Supporte la Vérification Etend:Oui
Nombre de Banques Etendues Rap:12 bank(s)

< Options de Portée de Variable MTRR >
MTRR 0: 00000000-0FFFFFFF (0MB-256MB) WB
MTRR 1: 10000000-17FFFFFF (256MB-384MB) WB
MTRR 2: 18000000-1BFFFFFF (384MB-448MB) WB

< Options de Portée Etablie MTRR >
MTRR 0 Plage 0: 00000000-0000FFFF (0kB-64kB) WB
MTRR 0 Plage 1: 00010000-0001FFFF (64kB-128kB) WB
MTRR 0 Plage 2: 00020000-0002FFFF (128kB-192kB) WB
MTRR 0 Plage 3: 00030000-0003FFFF (192kB-256kB) WB
MTRR 0 Plage 4: 00040000-0004FFFF (256kB-320kB) WB
MTRR 0 Plage 5: 00050000-0005FFFF (320kB-384kB) WB
MTRR 0 Plage 6: 00060000-0006FFFF (384kB-448kB) WB
MTRR 0 Plage 7: 00070000-0007FFFF (448kB-512kB) WB
MTRR 1 Plage 0: 00080000-00083FFF (512kB-528kB) WB
MTRR 1 Plage 1: 00084000-00087FFF (528kB-544kB) WB
MTRR 1 Plage 2: 00088000-0008BFFF (544kB-560kB) WB
MTRR 1 Plage 3: 0008C000-0008FFFF (560kB-576kB) WB
MTRR 1 Plage 4: 00090000-00093FFF (576kB-592kB) WB
MTRR 1 Plage 5: 00094000-00097FFF (592kB-608kB) WB
MTRR 1 Plage 6: 00098000-0009BFFF (608kB-624kB) WB
MTRR 1 Plage 7: 0009C000-0009FFFF (624kB-640kB) WB
MTRR 2 Plage 0: 000A0000-000A3FFF (640kB-656kB) UC
MTRR 2 Plage 1: 000A4000-000A7FFF (656kB-672kB) UC
MTRR 2 Plage 2: 000A8000-000ABFFF (672kB-688kB) UC
MTRR 2 Plage 3: 000AC000-000AFFFF (688kB-704kB) UC
MTRR 2 Plage 4: 000B0000-000B3FFF (704kB-720kB) UC
MTRR 2 Plage 5: 000B4000-000B7FFF (720kB-736kB) UC
MTRR 2 Plage 6: 000B8000-000BBFFF (736kB-752kB) UC
MTRR 2 Plage 7: 000BC000-000BFFFF (752kB-768kB) UC
MTRR 3 Plage 0: 000C0000-000C0FFF (768kB-772kB) WP
MTRR 3 Plage 1: 000C1000-000C1FFF (772kB-776kB) WP
MTRR 3 Plage 2: 000C2000-000C2FFF (776kB-780kB) WP
MTRR 3 Plage 3: 000C3000-000C3FFF (780kB-784kB) WP
MTRR 3 Plage 4: 000C4000-000C4FFF (784kB-788kB) WP
MTRR 3 Plage 5: 000C5000-000C5FFF (788kB-792kB) WP
MTRR 3 Plage 6: 000C6000-000C6FFF (792kB-796kB) WP
MTRR 3 Plage 7: 000C7000-000C7FFF (796kB-800kB) WP
MTRR 4 Plage 0: 000C8000-000C8FFF (800kB-804kB) WP
MTRR 4 Plage 1: 000C9000-000C9FFF (804kB-808kB) WP
MTRR 4 Plage 2: 000CA000-000CAFFF (808kB-812kB) WP
MTRR 4 Plage 3: 000CB000-000CBFFF (812kB-816kB) WP
MTRR 4 Plage 4: 000CC000-000CCFFF (816kB-820kB) WP
MTRR 4 Plage 5: 000CD000-000CDFFF (820kB-824kB) WP
MTRR 4 Plage 6: 000CE000-000CEFFF (824kB-828kB) WP
MTRR 4 Plage 7: 000CF000-000CFFFF (828kB-832kB) WP
MTRR 5 Plage 0: 000D0000-000D0FFF (832kB-836kB) UC
MTRR 5 Plage 1: 000D1000-000D1FFF (836kB-840kB) UC
MTRR 5 Plage 2: 000D2000-000D2FFF (840kB-844kB) UC
MTRR 5 Plage 3: 000D3000-000D3FFF (844kB-848kB) UC
MTRR 5 Plage 4: 000D4000-000D4FFF (848kB-852kB) UC
MTRR 5 Plage 5: 000D5000-000D5FFF (852kB-856kB) UC
MTRR 5 Plage 6: 000D6000-000D6FFF (856kB-860kB) UC
MTRR 5 Plage 7: 000D7000-000D7FFF (860kB-864kB) UC
MTRR 6 Plage 0: 000D8000-000D8FFF (864kB-868kB) UC
MTRR 6 Plage 1: 000D9000-000D9FFF (868kB-872kB) UC
MTRR 6 Plage 2: 000DA000-000DAFFF (872kB-876kB) UC
MTRR 6 Plage 3: 000DB000-000DBFFF (876kB-880kB) UC
MTRR 6 Plage 4: 000DC000-000DCFFF (880kB-884kB) UC
MTRR 6 Plage 5: 000DD000-000DDFFF (884kB-888kB) UC
MTRR 6 Plage 6: 000DE000-000DEFFF (888kB-892kB) UC
MTRR 6 Plage 7: 000DF000-000DFFFF (892kB-896kB) UC
MTRR 7 Plage 0: 000E0000-000E0FFF (896kB-900kB) WP
MTRR 7 Plage 1: 000E1000-000E1FFF (900kB-904kB) WP
MTRR 7 Plage 2: 000E2000-000E2FFF (904kB-908kB) WP
MTRR 7 Plage 3: 000E3000-000E3FFF (908kB-912kB) WP
MTRR 7 Plage 4: 000E4000-000E4FFF (912kB-916kB) WP
MTRR 7 Plage 5: 000E5000-000E5FFF (916kB-920kB) WP
MTRR 7 Plage 6: 000E6000-000E6FFF (920kB-924kB) WP
MTRR 7 Plage 7: 000E7000-000E7FFF (924kB-928kB) WP
MTRR 8 Plage 0: 000E8000-000E8FFF (928kB-932kB) WP
MTRR 8 Plage 1: 000E9000-000E9FFF (932kB-936kB) WP
MTRR 8 Plage 2: 000EA000-000EAFFF (936kB-940kB) WP
MTRR 8 Plage 3: 000EB000-000EBFFF (940kB-944kB) WP
MTRR 8 Plage 4: 000EC000-000ECFFF (944kB-948kB) WP
MTRR 8 Plage 5: 000ED000-000EDFFF (948kB-952kB) WP
MTRR 8 Plage 6: 000EE000-000EEFFF (952kB-956kB) WP
MTRR 8 Plage 7: 000EF000-000EFFFF (956kB-960kB) WP
MTRR 9 Plage 0: 000F0000-000F0FFF (960kB-964kB) WP
MTRR 9 Plage 1: 000F1000-000F1FFF (964kB-968kB) WP
MTRR 9 Plage 2: 000F2000-000F2FFF (968kB-972kB) WP
MTRR 9 Plage 3: 000F3000-000F3FFF (972kB-976kB) WP
MTRR 9 Plage 4: 000F4000-000F4FFF (976kB-980kB) WP
MTRR 9 Plage 5: 000F5000-000F5FFF (980kB-984kB) WP
MTRR 9 Plage 6: 000F6000-000F6FFF (984kB-988kB) WP
MTRR 9 Plage 7: 000F7000-000F7FFF (988kB-992kB) WP
MTRR 10 Plage 0: 000F8000-000F8FFF (992kB-996kB) WP
MTRR 10 Plage 1: 000F9000-000F9FFF (996kB-1000kB) WP
MTRR 10 Plage 2: 000FA000-000FAFFF (1000kB-1004kB) WP
MTRR 10 Plage 3: 000FB000-000FBFFF (1004kB-1008kB) WP
MTRR 10 Plage 4: 000FC000-000FCFFF (1008kB-1012kB) WP
MTRR 10 Plage 5: 000FD000-000FDFFF (1012kB-1016kB) WP
MTRR 10 Plage 6: 000FE000-000FEFFF (1016kB-1020kB) WP
MTRR 10 Plage 7: 000FF000-000FFFFF (1020kB-1024kB) WP

< Options PAT >
PAT 0: WB
PAT 1: WC
PAT 2: UC-
PAT 3: UC
PAT 4: WB
PAT 5: WC
PAT 6: UC-
PAT 7: UC

< Conseils de Performance >
Alerte 227: La vitesse FSB CPU est plus élevée que la
vitesse nominale du FSB! Réduisez la vitesse
du FSB.
Conseil 210: La carte mère supporte des CPU plus rapides,
ce CPU peut donc être mis à niveau si
nécessaire.
Notice 224: L’information SMBIOS/DMI peut être imprécise.
Conseil 2: Double-cliquez sur le Conseil ou appuyez sur
la touche Enter si le Conseil est sélectionné
pour en savoir plus concernant cet élément.

Bonjour, je sais je réponds sur un sujet mort, mais ça m’énerve certain sujet alors je réponds.

Ariana tu as dit : Ca sert à rien d’overclocker un processeur c’est pas du tout fait pour

Des fois, il faut savoir ne pas écrire … .
Déjà le début de la phrase, ça ne sert à rien o_O, on voit que tu n’overclocks pas souvent ou mal alors :slight_smile: Donc quand on ne sait pas, on se tait, ça évite de dire n’importe quoi.

Ensuite, c’est pas du tout fait pour…ah bon, tu travailles dans les processeurs ? (ironie, je précise…)
C’est vrai que des processeurs ne sont pas vraiment fait pour, mais c’est rare. Et après c’est comme tout, on gratte avec un minimum de connaissances.

Merci de réfléchir avant de répondre sur internet !! Et on pourrait dire aussi, ça ne sert à rien de réfléchir pour certains(es), ils(elles) en sont incapables :D.

MAGNIFIQUE! :clap:

Bravo! Tu postes sur un topic mort depuis 3 ans pour dire à des gens qui ne fréquentent plus le forum qu’ils sont incompétents au motif d’une imprecision dans le language. :pfff:

Bon sinon moi je pollue un peu alors… Tschuss! :paf:
Edité le 25/02/2010 à 17:16